Apprenti Ingénieur Vérification SOC H/F/N at Bosch Group
Valbonne, Provence-Alpes-Cote d'Azur, France -
Full Time


Start Date

Immediate

Expiry Date

22 May, 26

Salary

0.0

Posted On

21 Feb, 26

Experience

0 year(s) or above

Remote Job

Yes

Telecommute

Yes

Sponsor Visa

No

Skills

SystemVerilog, UVM Methodology, C Programming, Python Programming, PSS Standard, Verification Environment Design, Model Development, Constraint Development, Test Scenario Modeling, Constrained-Random Stimuli Generation, Simulation Result Analysis, Bug Investigation, Functional Coverage Analysis

Industry

Software Development

Description
Description de l'entreprise Chez Bosch, nous façonnons le futur en inventant des technologies de pointe et des services qui visent à susciter l’enthousiasme et améliorer la vie quotidienne. Nous vous offrons de travailler sur des métiers passionnants dans un contexte de travail international et un environnement innovant et dynamique. Bosch France est une filiale du Groupe Bosch, l’une des plus grandes sociétés industrielles privées au monde, qui emploie plus de 417 900 personnes et réalise un chiffre d’affaires annuel de 90,3 milliards d’euros. Nos produits enthousiasment nos clients, améliorent leur qualité de vie et contribuent à préserver les ressources naturelles. En 2024, avec un effectif d’environ 5 500 collaborateurs, Bosch France a réalisé un volume d’affaires de plus de 2.8 milliards d’euros sur le territoire national. Description de la division : Leader sur le marché mondial, la division « Automotive Electronics » développe et commercialise des composants micro-électroniques (capteurs, relais), des unités de commande pour boite de vitesses et des systèmes d'assistance au conducteur. Description du poste Vous intégrerez un poste centré sur le déploiement d'un environnement de vérification avancé, basé sur le standard PSS (Portable Stimulus Standard). Cette approche innovante permet une spécification abstraite et portable du comportement des tests, favorisant ainsi une réutilisation extensive des scénarios à différents niveaux d'intégration (IP, SOC). L'objectif stratégique est d'améliorer l'automatisation, la robustesse et l'efficacité globale de la vérification de nos systèmes. Le/la candidat(e) retenu(e) intégrera un projet visant à déployer cette méthodologie au sein de nos processus de vérification, vos responsabilités principales incluront : La participation à la conception et au développement d’un environnement de vérification basée sur le standard PSS. Le développement des modèles et des contraintes en utilisant les langages de programmation requis. La modélisation des scénarios de test portables pour la vérification fonctionnelle de nos SOCs. La mise en œuvre la génération de stimuli contraints-aléatoires au niveau système. L'analyse des résultats de simulation, investiguer les anomalies (bugs) et la réalisation de l'analyse de la couverture fonctionnelle. Qualifications Candidat(e) en dernière année de cycle ingénieur ou en Master avec une spécialisation en microélectronique ou systèmes embarqués. Connaissances en langage SystemVerilog et en méthodologie UVM. Connaissances des langages de programmation : C et Python. Démontrer une capacité d'analyse et de résolution de problématiques techniques complexes. Les compétences suivantes constitueront un avantage pour votre candidature : Connaissance des protocoles de communication standards (ex: CAN, Ethernet, SPI, I2C). Compréhension du fonctionnement des contrôleurs d'accès direct à la mémoire (DMA). Une première exposition, même théorique, au standard PSS. Informations complémentaires Contrat d'apprentissage, pas de contrat de professionnalisation ni de stage. Durée : 1 an à partir de septembre 2026. Merci de préciser votre rythme d'alternance lors de votre candidature. Salaire : selon la grille de rémunération en vigueur. 13ème mois et prime d’intéressement. Remboursement à hauteur de 50% des frais de transport. Une prime repas vous est versée durant votre formation école. Télétravail possible sous certaines conditions. Avantages proposés par le CSE (billetterie, chèques vacances, subventions voyages, etc…). Le Bureau des Stagiaires et Alternant(e)s #BDSA vous propose des activités de loisirs, de sport et de développement afin d’animer la communauté d’étudiant(e)s de notre entreprise. 🙂🤝 Nos apprenti(e)s et stagiaires recommandent à 95,8% notre entreprise auprès des étudiant(e)s d’après l’enquête HappyTrainees 2025. 🏆 N’hésitez pas à visiter notre page publique : https://choosemycompany.com/fr/bosch-france-siege/trainees/fr/resultats-certifies ✅ Sur l'ensemble de ses 400 sites dans le monde, Bosch a atteint depuis 2020 l’équilibre entre ses émissions propres et l’usage de crédits de compensation dans les scopes 1 et 2 🍃 🌍 Venez rejoindre une entreprise qui agit pour le climat. #agirpourleclimat.#letsberemarkable #joinbosch #boschcarrieres #bosch Cette offre est relative à l'entité juridique Robert Bosch France (SAS). Legal Entity: Robert Bosch (France) SAS
Responsibilities
The role involves participating in the design and development of an advanced verification environment based on the PSS standard, including developing models, constraints, and portable test scenarios for functional verification of SOCs. Responsibilities also cover implementing constrained-random stimuli generation at the system level and analyzing simulation results to investigate anomalies and functional coverage.
Loading...