Ingénieur·e FPGA Expérimenté·e (H/F) at Salveinno
Cachan, Ile-de-France, France -
Full Time


Start Date

Immediate

Expiry Date

29 Jan, 26

Salary

0.0

Posted On

31 Oct, 25

Experience

5 year(s) or above

Remote Job

Yes

Telecommute

Yes

Sponsor Visa

No

Skills

FPGA Design, ASIC Design, VHDL, Verilog, SystemVerilog, SystemC, UVM, Ethernet, PCIe, HDMI, DisplayPort, 4G, 5G, Signal Processing, Team Collaboration, Technical Leadership

Industry

Human Resources Services

Description
Nous recherchons un·e Ingénieur·e FPGA expérimenté·e pour participer à la conception et au développement de systèmes électroniques complexes à fortes contraintes de performance. Vous interviendrez sur des projets stratégiques intégrant des architectures SoC, en collaboration étroite avec les équipes hardware et software. Ce poste s’adresse à un·e spécialiste passionné·e de micro-électronique, rigoureux·se et créatif·ve, souhaitant évoluer dans un environnement technologique exigeant et multidisciplinaire. Responsabilités Définir l’architecture et les spécifications techniques d’IP ou de FPGA complets. Concevoir et adapter des environnements de test complexes, en utilisant des méthodologies avancées telles que UVM. Implémenter des blocs de traitement temps réel à haut débit et faible latence. Intégrer et valider des protocoles de communication (Ethernet, PCIe, HDMI, DisplayPort, modem 4G/5G, chaînes PHY, etc.). Réaliser l’ensemble du flux de développement FPGA : simulation RTL, synthèse, placement/routage, validation sur cible. Collaborer avec les équipes matérielles et logicielles pour garantir la cohérence fonctionnelle et temporelle des blocs. Encadrer techniquement les développeurs juniors et participer aux revues de conception et de code. Des interactions internationales sont possibles avec les équipes situées en Europe et aux États-Unis. Profil recherché Diplôme d’ingénieur·e en électronique ou micro-électronique (Master ou équivalent). 5 à 10 ans d’expérience en conception ASIC/FPGA, idéalement dans des environnements Télécom, Aéronautique, Ferroviaire, Spatial ou Énergie. Maîtrise des langages VHDL, Verilog, SystemVerilog, SystemC/C++. Expérience confirmée en développement de testbenches complexes, idéalement selon la méthodologie UVM. Bonne compréhension des architectures vidéo (HDMI, DisplayPort), réseaux (Ethernet, PCIe), et modems (4G/5G). Maîtrise des outils Cadence Xcelium, Siemens ModelSim, Vivado, Quartus, Synplify. Connaissances en traitement du signal et implémentation matérielle d’algorithmes. Capacité à travailler en équipe et à communiquer efficacement avec les équipes HW et SW. Anglais technique requis. Habilitation ou éligibilité à une habilitation défense nécessaire. Avantages Télétravail possible selon les projets. Jours de récupération (TOIL). Participation et intéressement selon les résultats collectifs. Tickets-restaurant et mutuelle d’entreprise. Environnement technique stimulant, à la pointe des technologies FPGA et SoC.

How To Apply:

Incase you would like to apply to this job directly from the source, please click here

Responsibilities
Define the architecture and technical specifications of complete IP or FPGA systems. Collaborate with hardware and software teams to ensure functional and temporal coherence of blocks.
Loading...